應(yīng)用

技術(shù)

物聯(lián)網(wǎng)世界 >> 物聯(lián)網(wǎng)新聞 >> 物聯(lián)網(wǎng)熱點新聞
企業(yè)注冊個人注冊登錄

堆疊換性能,首次公開!華為公布“芯片堆疊封裝結(jié)構(gòu)&方法”

2022-05-07 08:57 快科技
關(guān)鍵詞:芯片華為chiplet

導讀:華為進一步披露其芯片堆疊技術(shù)

據(jù)國家知識產(chǎn)權(quán)局,5月6日,華為公布了一項關(guān)于“芯片堆疊封裝結(jié)構(gòu)及其封裝方法、電子設(shè)備”的專利,更進一步披露了華為的堆疊芯片技術(shù),申請公布號CN114450786A。

據(jù)國家知識產(chǎn)權(quán)局,5月6日,華為公布了一項關(guān)于“芯片堆疊封裝結(jié)構(gòu)及其封裝方法、電子設(shè)備”的專利,更進一步披露了華為的堆疊芯片技術(shù),申請公布號CN114450786A。

這項專利早在2019年10月30日就申請了,發(fā)明人是張童龍、張曉東、官勇、王思敏。

該專利描述了一種芯片堆疊封裝結(jié)構(gòu)及其封裝方法、電子設(shè)備,涉及電子技術(shù)領(lǐng)域,用于解決如何將多個副芯片堆疊單元可靠的鍵合在同一主芯片堆疊單元上的問題。

芯片堆疊封裝結(jié)構(gòu)包括:

1、主芯片堆疊單元(10),具有位于第一表面上的絕緣且間隔設(shè)置的多個主管腳(11);

2、第一鍵合層(20),設(shè)置于第一表面上;第一鍵合層(20)包括絕緣且間隔設(shè)置的多個鍵合組件(21);

3、多個鍵合組件(21)中的每個包括至少一個鍵合部(211),任意兩個鍵合部(211)絕緣設(shè)置,且任意兩個鍵合部(211)的橫截面積相同;

4、多個鍵合組件(21)分別與多個主管腳(11)鍵合;

5、多個副芯片堆疊單元(30),設(shè)置于第一鍵合層(20)遠離主芯片堆疊單元(10)一側(cè)的表面;

6、副芯片堆疊單元(30)具有絕緣且間隔設(shè)置的多個微凸點(31);

7、多個微凸點(31)中的每個與多個鍵合組件(21)中的一個鍵合。

微信圖片_20220507085902.png

4月初,華為還公開了一種芯片堆疊封裝及終端設(shè)備專利,申請公布號為CN114287057A,涉及半導體技術(shù)領(lǐng)域,能夠在保證供電需求的同時,解決因采用硅通孔技術(shù)而導致的成本高的問題。

微信圖片_20220507085907.png

而在3月底的華為2021年年報發(fā)布會上,華為輪值董事長郭平表示,未來華為可能會采用多核結(jié)構(gòu)的芯片設(shè)計方案,以提升芯片性能,同時,采用面積換性能、用堆疊換性能的方法,使得不那么先進的工藝,也能持續(xù)讓華為在未來的產(chǎn)品里面,能夠具有競爭力。

華為能否通過如此方式逐漸擺脫老美封殺,還有待觀察。